- 高速电路设计:互连时序模型与布线长度分析高速电路设计领域,关于布线有一种几乎是公理的认识,即“等长”走线,认为走线只要等长就一定满足时序需求,就不会存在时序问题。本文对常用高速器件的互连时序建立模型,并给出一般性的时序分析公式。为体现具体问题具体分析的原则,避免将公式当成万能公式,文中给出了MII 、RMII、RGMII和SPI的实例分析。2015/07/1711423
- 设计高速电路板的要注意的四个方面本文阐述了工艺过程的变化是怎样引起实际阻抗发生变化的,以及怎样用精确的现场解决工具(field solver)来预见这种现象。即使没有工艺的变化,其它因素也会引起实际阻抗很大的不同。2015/06/294544
- 《Cadence高速电路板设计与仿真》第3版本书以Cadence Allegro SPB16.3为基础,从设计实践的角度出发,以具体电路为范例,由浅入深地详尽讲解元器件建库、原理图设计、布局、布线、规则设置、报告检查、底片文件输出、后处理等PCB设计的全过程,内容包括原理图输入及元器件数据集成管理环境的使用,中心库的开发...2015/02/0212268
- 设计经典:《高速电路PCB设计与EMC技术分析》高速电路具有许多特点,给PCB设计带来了电磁兼容、信号完整性、电源完整性等问题,《高速电路PCB设计与EMC技术分析》一书通过常用PCB设计软件的应用,详细介绍了该系统组成的各个技术模块的性能特点与连接技术...2015/02/0212817
- 利用Allegro实现嵌入式系统高速电路布线设计随着嵌入式微处理器主频的不断提高,信号的传输处理速度越来越快,当系统时钟频率达到100MHZ以上,传统的电路设计方法和软件已无法满足高速电路设计的要求...2014/11/148836