- 高速电路设计信号完整性的一些基本概念信号完整性(Signal Integrity):就是指电路系统中信号的质量,如果在要求的时间内,信号能不失真地从源端传送到接收端,我们就称该信号是完整的...2014/09/165763
- 高速电路设计和信号完整性分析随着技术的进步,目前高速集成电路的信号切拘时间已经达到几百ps,时钟频率也可达到几百MHz如此高的边沿速率导致印刷电路板上的大量互连线产生低速电路中所没有的传输线效应,使信号产生失真,严重影响信号的正确传输...2014/09/166294
- 高速电路设计中信号完整性问题的快速定位在高速电路设计中,定位信号完整性问题的传统方法是采用硬件触发来隔离事件,和/或利用深度采集存储技术捕获事件,然后再寻找问题。随着高性能电路系统的速度和复杂程度的不断提高,用示波器定位信号完整性问题的局限性也在逐步凸显...2014/09/126607
- 高速电路设计中信号完整性分析本篇介绍了高速数字硬件电路设计中信号完整性在通常设计的影响。这包括特征阻抗控制、终端匹配、电源和地平面、信号布线和串扰等问题。掌握这些知识,对一个数字电路设计者而言,可以在电路设计的早期,就注意到潜在可能的信号完整性问题,还可以帮助设计则在设计中尽量避免信号完整性对设计性能的影2014/09/125647
- 电路设计领域常用的EDA软件介绍PROTEL 是PORTEL公司在20世纪80年代末推出的电路行业的CAD软件, 它当之无愧地排在众多EDA软件的前面,是电路设计者的首选软件。它较早在国内使用,普及率也最高,有些高校的电路专业还专门开设了课程来学习它。几乎所 有的电路公司都要用到它。早期的PROTEL主要作为印刷板自动布线工具使用,运行在DOS环境,对硬件的要求很低,在无硬盘286机的1M内存下就能运行...2014/08/086911