- PCB设计进阶:PCB设计信号完整性的修炼如果你发现,以前低速时代积累的设计经验现在似乎都不灵了,同样的设计,以前没问题,可是现在却无法工作,那么恭喜你,你碰到了硬件设计中最核心的问题:信号完整性...2014-09-297954
- 利用 Cadence Allegro PCB 高速电路有两个方面的含义, 一是频率高, 通常认为数字电路的频率达到或是超45MHZ至50MHZ,而且工作在这个频率之上的电路已经占到了整个系统的三分之一,就称为高速电路;二是从信号的上升与下降时间考虑,当信号的上升时小于6倍信号传输延时时即认为信号是高速信号2014-09-2612310
- PCB信号完整性分析与设计(硕士学位论文)串扰是信号线间的耦合,是由信号线之间的互感和互容引起的噪声。串扰耦合通常可分为两种,即公共阻抗耦合和电磁场耦合。公共阻抗耦合是因为不同信号共用公共返回路径引起的,这种耦合通常在低频时起决定作用...2014-09-269243
- EMI/EMC设计秘籍——电子产品设计工程师必一、EMC 工程师必须具备的八大技能;二、EMC 常用元件三;、EMI/EMC 设计经典85问;四、EMC 专用名词大全;五、产品内部的 EMC 设计技巧;六、电磁干扰的屏蔽方法;七、电磁兼容(EMC)设计如何融入产品研发流程...2014-09-267057
- 高速电路设计之阻抗控制与阻抗计算组件自身可以显示特性阻抗,因此必须选择PC B迹线阻抗来匹配使用中的所有逻辑系列的特性阻抗(对于 CMOS 和TTL,特性阻抗的范围是 50 到 110 欧姆)。为了最好地将信号从源传送到负载,迹线阻抗必须匹配发送设备的输出阻抗和接收设备的输入阻抗...2014-09-266741