- 高速电路设计的经典案例分析随着这些年半导体工艺突飞猛进的发展, “高速数字设计”对广大硬件工程师来说,已经不再是一个陌生的词。从航空、雷达到汽车电子,从无线通信到有线接入,甚至在一些低端的嵌入式系统上,高速数字电路都已经在大行其道...2014/10/185542
- 高速电路设计之阻抗控制与阻抗计算组件自身可以显示特性阻抗,因此必须选择PC B迹线阻抗来匹配使用中的所有逻辑系列的特性阻抗(对于 CMOS 和TTL,特性阻抗的范围是 50 到 110 欧姆)。为了最好地将信号从源传送到负载,迹线阻抗必须匹配发送设备的输出阻抗和接收设备的输入阻抗...2014/09/266564
- 传输线路与高速电路的设计技巧类似CPU等超高速、高频电子组件相继问世,过去经常被忽视的整合问题,例如信号传输波形的优化,最近成为非常重要的课题之一。电子组件动作高速化使得封装上必需面对更多短期内不易获得解答的挑战,因此利用模拟分析作事前的检讨与对策,成为设计上不可欠缺的手法。所谓超高速、高频化具体而言例如PC、PDA、因特网、光通信、无线LAN等电子产品,事实上已经成为日常生活中的一部份,有鉴于此,接着要介绍信号传输线路的问题点,同时深入探讨高速电路的设计技巧。2014/09/255825
- 高速电路传输线效应分析与处理随着系统设计复杂性和集成度的大规模提高,电子系统设计师们正在从事100MHZ以上的电路设计,总线的工作频率也已经达到或者超过50MHZ,有一大部分甚至超过100MHZ。目前约80% 的设计的时钟频率超过50MHz,将近50% 以上的设计主频超过120MHz,有20%甚至超过500M...2014/09/239500
- 用串行RapidIO交换处理高速电路板设计的信号完整性信号完整性(SI)问题正成为数字硬件设计人员越来越关注的问题。由于无线基站、无线网络控制器、有线网络基础架构及军用航空电子系统中数据速率带宽增加,电路板的设计变得日益复杂...2014/09/1610740